设计Ware二重唱包

设计Ware®二重奏包 嵌入式记忆逻辑库, 是新濠天地基金会知识产权投资组合的一部分, 提供标准单元库的集成组合, 编译器和内存 记忆测试与修复 能力. 高性能高密度sram的优化组合, 注册文件, rom, 标准电池, Power Optimization Kits (POKs)提供了实现一个完整的片上系统(SoC)所需的所有元素。. 可选择超速/低电压, 过程, 电压, 温度(pvt)角落, 高密度sram和多通道逻辑标准单元也可提供, 使设计师能够在特定的应用中为他们的SoC实现最高质量的结果.

一个额外的 高性能核心(HPC)设计工具包 提供了一套高速和高密度的内存实例和逻辑单元,专门设计使SoC设计师优化他们的CPU, GPU和DSP核心实现最高速度, 最小的面积, 最低功率或三者之间的最佳平衡.

设计Ware二重奏包组件摘要

设计Ware嵌入式内存和逻辑库可用于多个铸造和工艺技术, 包括GLOBALFOUNDRIES, 华丽, 中芯国际台积电, 联华电子.

GF 22FDX嵌入式内存,逻辑库 & IOs数据表
GF 40LP-Duet嵌入式内存和逻辑库数据表
GF 55LPe-Duet嵌入式内存和逻辑库数据表
华力40LP-Duet嵌入式内存和逻辑库数据表
HUALI 55LP-Duet嵌入式内存和逻辑库数据表
中芯国际 40LL-Duet嵌入式内存和逻辑库数据表
中芯国际 65LL-Duet嵌入式内存和逻辑库数据表
TSMC 16FF+ -Duet嵌入式内存和逻辑库Datasheet
TSMC 16FFC-Duet嵌入式内存和逻辑库数据表
TSMC 28HP-Duet嵌入式内存和逻辑库数据表
TSMC 28HPC+ -Duet嵌入式内存和逻辑库Datasheet
TSMC 28HPC-Duet嵌入式存储器和逻辑库数据表
TSMC 28HPM-Duet嵌入式内存和逻辑库数据表
TSMC 40LP-Duet嵌入式内存和逻辑库数据表
TSMC 65LP-Duet嵌入式内存和逻辑库数据表
台积电N6 基础知识产权 Datasheet
台积电N7 基础知识产权 Datasheet
umc28hlp - duet嵌入式内存和逻辑库数据表
umc28hpc - duet嵌入式内存和逻辑库数据表
联华电子 40LP-Duet嵌入式内存和逻辑库数据表
联华电子 40ULP -二重奏嵌入式内存和逻辑库数据表

 

突出了
  • 实现一个完整SoC所需的所有元素, 包括高性能和高密度sram, 注册文件, rom, 标准电池, 和电源优化套件(POKs)
  • 高密度嵌入式sram经过优化,可产生绝对最小的面积和功率,使设计师能够实现大胆的面积和功率预算
  • 多级内存电源管理功能. 轻度睡眠, 深度睡眠和关闭模式使阵列偏置与部分外围关闭, 带数据保留的完全关闭外围设备,以及不带数据保留的完全关闭
  • 产量优化的标准电池,具有多个阈值电压和通道长度变化