记忆无处不在

每个有开关的电子系统都依赖于记忆. 从物联网到汽车和人工智能, 这些应用程序都在高内存带宽上茁壮成长, 快速的吞吐量, 和低延迟. 在一个以高度融合为标志的环境中, hyper-customization, 数字化, 以及严格的可靠性要求, 开发这些解决方案比以往任何时候都更具挑战性. 新濠天地在这里可以帮助您快速转向与行业最完整的时间, 内存开发的端到端解决方案. 

实现更好的PPA,更快
快速准确的技术寻路,PDK生成,设计PPA评估
提供安全可靠的设计
跨产品生命周期的高性能安全和可靠性验证
左移到“快速定制”
更快的模拟、“数字化”设计实现和更快的TAT签收


记忆设计的3个支柱


在超融合时代满足PPA需求

挤压的力量, 性能, 和区域(PPA)需求, 内存设计正在进入一个高度融合的领域, 由多种技术组成, 协议, 而建筑在一个高度复杂, 越来越多的数字化设计. 促进超聚合记忆的发展, 新濠天地提供快速的技术寻路, 设计技术开(DTCO), 以及使用早期过程开发工具包生成流程和TCAD与定制/数字设计工具之间的集成进行早期设计PPA评估. 超快的常规和机器学习驱动的模拟增强了这一点, “数字化”的内存设计实现流程使用跨越时序表征的数字工具, digital-on-top验证, 地点和路线, 以实现快速和准确的PPA优化.

从一开始就解决可靠性问题

探索新的设备结构、变体和工艺风格为更好的PPA提供了途径. 随着技术差距的扩大, 然而, 建模并不能捕捉硅的所有影响, 特别是在高级节点. 尽早解决潜在的硅可靠性问题, 新濠天地通过特定于内存的电气规则检查提供了更高的覆盖率, 快速芯片级电磁/红外分析与电力输送网络, 符合ISO 26262标准的功能安全解决方案, 以及多模系统设计和硅材料生命周期管理工具. 

为超定制设计实现更快的周转时间

每一种新的内存协议都会在性能和运行时方面带来巨大的进步. 与此同时,不同应用程序的独特需求正在推动定制化的增加. 快速扩展,满足新协议和独特规格的要求, 您需要更快的设计-签署周转时间. 新濠天地可以通过提供更快的块或芯片级模拟周转时间来帮助您改变内存设计, 机器学习驱动的设计优化流程, 具有早期寄生分析的更快设计闭包, 具有布局重用的更高设计生产率, 以及“数字化”的内存设计实现流程. 使用新濠天地网站的内存IP,您还可以降低集成风险并加快上市速度. 

有什么新鲜事

探索新濠天地网站的新闻、博客、网络研讨会和其他有用资源的图书馆.

与专家交谈